Вернуться   Биткоин Форум > Аппаратные средства
8 июня 2013, 7:00:01 AM   # 1
 
 
Сообщения: 700
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Взлом Биткоин адресов.
500 Биткоинов взломаны в "мозговом кошельке" с паролем "bitcoin is awesome"
Адрес кошелька: 14NWDXkQwcGN1Pd9fboL8npVynD5SfyJAE
Приватный ключ: 5J64pq77XjeacCezwmAr2V1s7snvvJkuAz8sENxw7xCkikceV6e
подробнее...


Всем кто хочет заработать Биткоины без вложений - рекомендую сайт http://bitcoin-zarabotat.ru
Взято из:

https://products.butterflylabs.com/65nm-asic-bitcoin-mining-chip.html







65 нм СИС горно Чип
4 GH / сек Скорость Расчет


Характеристики:


    Технологии: Глобальные Литейные передовые технологии 65нм (ядро IBM)

    Die размер: 7,5 х 7,5 мм

    Субстрат пакет: 10 х 10 мм

    Тип упаковки: Стандартный BGA 144

    Тип конструкции: 100% ручной перенаправляются для плотности производительности

    Потребляемая мощность: 3,2 Вт на GH / s

    Производительность: 4 GH / s

    дизайн Производительность: 16 двигателей @ 250MHz номинале (294mhz макс)


Преимущества Butterfly Labs чипов:


    1/2 использование мощности на GH в качестве ближайшего конкурента

    1 / 10th площадь кремния на GH в качестве ближайшего конкурента (Очень высокая плотность производительности)

    Проверенная конструкция в настоящее время работает в этой области и готова к работе.

    В отличии от некоторых пакетов QFN, которые требуют нижних стороны теплоотводов, вы можете использовать с полками теплоотводов из-за пакет FCBGA. Нет необходимости в разработке и производстве радиаторов!


Условия покупки:


    Доставка: 100 дней

    Оплата: 50% предоплата на заказ и 50% по факту поставки

    Отмена: Все продажи являются окончательными и депозиты не будут возвращены, если окончательная оплата не будет произведена до поставки.

    Минимальная покупка: 100 фишек


Соображения:


    Чип сортов: Чипсы в четырех классах производительности. Чипы продаются в смешанных лотов класса. Сорт имеет 16 двигателей, марка Б имеет 15 двигателей, С классом имеет 14 двигателей и D класс имеет не менее 12 двигателей. Все чипы работают на минимуме 250 МГц. Высшие чипы класса будут работать до 294mhz. Процентное распределение в каждой партии составляет 60% Grade A, 20% Grade B, 15% Оценка C и 5% D-Ранг

    Справочная документация: Butterfly Labs выпускает это PCB схемы & MCU код с открытым исходным кодом. Ссылки на эту документацию последует в ближайшее время.

    Ограниченная доступность: Наличие чипа ограничен до 100000 единиц.

https://www.youtube.com/watch?v=YhsKCnDD3F8 производство чипа

эрк сейчас офлайн Пожаловаться на эрк   Ответить с цитированием Мультицитирование сообщения от эрк Быстрый ответ на сообщение эрк


Как заработать Биткоины?
Без вложений. Не майнинг.


8 июня 2013, 8:41:02 AM   # 2
 
 
Сообщения: 1932
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Получил 1806 Биткоинов
Реальная история.





   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.
mezzomix сейчас офлайн Пожаловаться на mezzomix   Ответить с цитированием Мультицитирование сообщения от mezzomix Быстрый ответ на сообщение mezzomix

8 июня 2013, 8:48:24 AM   # 3
 
 
Сообщения: 700
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.

Глобальные литейные являются вторым по величине в мире независимой полупроводниковый литейные. Его используют, чтобы называться AMD, если вы помните, что маленькая компания, они продали свой ФАБ, который стал Global литейные они не недоносков.


эрк сейчас офлайн Пожаловаться на эрк   Ответить с цитированием Мультицитирование сообщения от эрк Быстрый ответ на сообщение эрк

8 июня 2013, 8:58:18 AM   # 4
 
 
Сообщения: 125
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.


Должно быть, они нашли shittiest проектирования и верификации инженеров на планете, чтобы получить такую ​​низкую производительность от полного пользовательского 65нм СИС. Кроме того, для чипа с такой маленькой логикой на нем их урожайность дерьмо.

Мое предположение было бы они использовали дерьмовые инженер и стандартную библиотеку клеток глобальных foundaries', инженеры не сделали установку их моделирований правильно и как таковые ядра разрушаться при даже малейшем реальном мире тепла. Это предположение дополнительно подкреплено высокой аппаратной ошибкой в ​​принятый ставок, размещенном на скриншотах по различным адресатам Jalapeno. Я бы предположил, что расчетная скорость хеширования на стороне бассейна значительно ниже, чем обещанные 5 Gh / с.

Ultrix сейчас офлайн Пожаловаться на Ultrix   Ответить с цитированием Мультицитирование сообщения от Ultrix Быстрый ответ на сообщение Ultrix

8 июня 2013, 9:02:36 AM   # 5
 
 
Сообщения: 700
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.


Должно быть, они нашли shittiest проектирования и верификации инженеров на планете, чтобы получить такой низкий из полного пользовательского 65нм СИС. Кроме того, для чипа с такой маленькой логикой на нем их урожайность дерьмо.

Мое предположение было бы они использовали дерьмовые инженер и стандартную библиотеку клеток глобальных foundaries', инженеры не сделали установку их моделирований правильно и как таковые ядра разрушаться при даже малейшем реальном мире тепла. Это предположение дополнительно подкреплено высокой аппаратной ошибкой в ​​принятый ставок, размещенном на скриншотах по различным адресатам Jalapeno. Я бы предположил, что расчетная скорость хеширования на стороне бассейна значительно ниже, чем обещанные 5 Gh / с.


12 сообщений и уже троллинг, что имя другого аккаунта?
эрк сейчас офлайн Пожаловаться на эрк   Ответить с цитированием Мультицитирование сообщения от эрк Быстрый ответ на сообщение эрк

8 июня 2013, 9:09:39 AM   # 6
 
 
Сообщения: 125
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.


Должно быть, они нашли shittiest проектирования и верификации инженеров на планете, чтобы получить такой низкий из полного пользовательского 65нм СИС. Кроме того, для чипа с такой маленькой логикой на нем их урожайность дерьмо.

Мое предположение было бы они использовали дерьмовые инженер и стандартную библиотеку клеток глобальных foundaries', инженеры не сделали установку их моделирований правильно и как таковые ядра разрушаться при даже малейшем реальном мире тепла. Это предположение дополнительно подкреплено высокой аппаратной ошибкой в ​​принятый ставок, размещенном на скриншотах по различным адресатам Jalapeno. Я бы предположил, что расчетная скорость хеширования на стороне бассейна значительно ниже, чем обещанные 5 Gh / с.


12 сообщений и уже троллинг, что имя другого аккаунта?


Нет другого счета. Просто кто-то, кто знаком с IC дизайн и думает, что такой маленький чип (7.5мм ^ 2), состоящий из не более 16К 32-разрядных сумматоров на процесс, который дает такие низкие тактовые частоты (например, см: http://ieeexplore.ieee.org/xpl/login.jsp?tp=&arnumber = 4253311) И высокий уровень дефектов (цитата из исходной ссылки: "Сорт имеет 16 двигателей, марка Б имеет 15 двигателей, С классом имеет 14 двигателей и D класс имеет не менее 12 двигателей. Все чипы работают на минимуме 250 МГц. Высшие чипы класса будут работать до 294mhz. Процентное распределение в каждой партии составляет 60% Grade A, 20% Grade B, 15% Оценка C и 5% D-Ранг").

Если частота ошибок была эта высокая, один 300мм пластины будет воистину счастлив, чтобы получить один рабочий потребительские видеокарты.
Ultrix сейчас офлайн Пожаловаться на Ultrix   Ответить с цитированием Мультицитирование сообщения от Ultrix Быстрый ответ на сообщение Ultrix

8 июня 2013, 10:25:30 AM   # 7
 
 
Сообщения: 1988
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Нет другого счета. Просто кто-то, кто знаком с IC дизайн и думает, что такой маленький чип (7.5мм ^ 2), состоящий из не более 16К 32-разрядных сумматоров на процесс, который дает такие низкие тактовые частоты (например, см: http://ieeexplore.ieee.org/xpl/login.jsp?tp=&arnumber = 4253311) И высокий уровень дефектов (цитата из исходной ссылки: "Сорт имеет 16 двигателей, марка Б имеет 15 двигателей, С классом имеет 14 двигателей и D класс имеет не менее 12 двигателей. Все чипы работают на минимуме 250 МГц. Высшие чипы класса будут работать до 294mhz. Процентное распределение в каждой партии составляет 60% Grade A, 20% Grade B, 15% Оценка C и 5% D-Ранг").
Вы заботитесь спекулировать, что может быть конкретная ошибка, которую дизайнеры BFL сделал?

Например eldentyrell предположили некоторое время назад, что они сделали свои моделирования при температуре по умолчанию, выбранной SPICE при отсутствии определенных параметров: 25 ° С в



Очевидно, что у нас нет достаточной информации, чтобы сделать реальный Assesment; но я думаю, что даже делает научный дикий осел догадка будет иметь некоторую образовательную ценность для читателей этого форума.
2112 сейчас офлайн Пожаловаться на 2112   Ответить с цитированием Мультицитирование Сообщения от 2112 Быстрый ответ на сообщение 2112

8 июня 2013, 1:49:24 PM   # 8
 
 
Сообщения: 574
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.

Глобальные литейные являются вторым по величине в мире независимой полупроводниковый литейные. Его используют, чтобы называться AMD, если вы помните, что маленькая компания, они продали свой ФАБ, который стал Global литейные они не недоносков.





эрк никто не хочет, чтобы ваш работодатель куска дерьма чипсов ... от куска дерьма людей .... так взять ваше дерьмо и пойти домой щенок
YipYip сейчас офлайн Пожаловаться на YipYip   Ответить с цитированием Мультицитирование сообщения от YipYip Быстрый ответ на сообщение YipYip

8 июня 2013, 2:52:33 PM   # 9
 
 
Сообщения: 389
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

BFL думает, что люди глупы.

Первый поворот в их заказах. Если ваши фишки, как их minrigs из 1500ghs. Возьмите более года, чтобы доставить.
Производительность будет треть того, что было обещано. Но будет предлагать компенсацию повысить производительность. Насколько они могут доить корову?

titomane сейчас офлайн Пожаловаться на titomane   Ответить с цитированием Мультицитирование сообщения от titomane Быстрый ответ на сообщение titomane

8 июня 2013, 8:12:54 PM   # 10
 
 
Сообщения: 125
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Вы заботитесь спекулировать, что может быть конкретная ошибка, которую дизайнеры BFL сделал?

Например eldentyrell предположили некоторое время назад, что они сделали свои моделирования при температуре по умолчанию, выбранной SPICE при отсутствии определенных параметров: 25 ° С в



Очевидно, что у нас нет достаточной информации, чтобы сделать реальный Assesment; но я думаю, что даже делает научный дикий осел догадка будет иметь некоторую образовательную ценность для читателей этого форума.

Я бы предположил, что при выполнении моделирования целостности они не установили верхний предел сказать 8, который является довольно распространенным в коммерческой электронике. В приложениях, которые используют теплоотводы иногда это приводит к неправильному расчету эффективности указанного радиатора. Это может быть проверено опытным путем, скажем, путем охлаждения LN2, который легко доступен в большинстве магазинов лаборатории питания теста. Если частота ошибок чипа снижается при той же тактовой частоте, то эффективность радиатора и / или верхней границей моделирования была не 85C. В конструкции пакета программного обеспечения Cadence и последующий сим, -20С и 85C используются в качестве нижних и верхних границ, соответственно.

Есть целый ряд других причин, они могут испытывать низкие урожаи, но факты а) процесс 65нм Global Foundaries' достаточно зрелые б) проверка правил проектирования (ДРК), предоставляемое foundaries и / или встроенная в любое полезное программное обеспечение EDA будет поймать большинство других потенциальных преступников, такие как целостность сигнала или проблемы перекрестного разговора.
Ultrix сейчас офлайн Пожаловаться на Ultrix   Ответить с цитированием Мультицитирование сообщения от Ultrix Быстрый ответ на сообщение Ultrix

8 июня 2013, 8:37:18 PM   # 11
 
 
Сообщения: 196
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Есть целый ряд других причин, они могут испытывать низкие урожаи, но факты а) процесс 65нм Global Foundaries' достаточно зрелые б) проверка правил проектирования (ДРК), предоставляемое foundaries и / или встроенная в любое полезное программное обеспечение EDA будет поймать большинство других потенциальных преступников, такие как целостность сигнала или проблемы перекрестного разговора.

Согласовано, безумно низкие урожаи, плюс несколько итераций проектирования предполагает некомпетентных инженеров-разработчиков. Кроме этого:

котировка
Чип сортов: Чипсы в четырех классах производительности. Чипы продаются в смешанных лотов класса. Сорт имеет 16 двигателей, марка Б имеет 15 двигателей, С классом имеет 14 двигателей и D класс имеет не менее 12 двигателей.  Все чипы работают на минимуме 250 МГц. Высшие чипы класса будут работать до 294mhz.  Процентное распределение в каждой партии составляет 60% Grade A, 20% Grade B, 15% Оценка C и 5% Класс D

Я был вне бизнеса долгого времени, но почему утверждают, что совершенные чипы часов быстрее, чем дефектные чипы? Я предполагаю, что они могли бы быть учет паразитического потребления энергии дефектных ядер, ограничивающих тактовую частоту, чтобы рассеивание мощности вниз, но то, что они собираются делать с <части 250MHz? И еще они полностью охарактеризованы их хитроумный дизайн? Было бы неудобно, если выход / скорость изменяется очень между партиями. Ох, и вплоть до, Я всегда мысленно переводить, что, как меньше, чем.
J35st3r сейчас офлайн Пожаловаться на J35st3r   Ответить с цитированием Мультицитирование сообщения от J35st3r Быстрый ответ на сообщение J35st3r

8 июня 2013, 8:40:05 PM   # 12
 
 
Сообщения: 1190
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Вы заботитесь спекулировать, что может быть конкретная ошибка, которую дизайнеры BFL сделал?

Например eldentyrell предположили некоторое время назад, что они сделали свои моделирования при температуре по умолчанию, выбранной SPICE при отсутствии определенных параметров: 25 ° С в



Очевидно, что у нас нет достаточной информации, чтобы сделать реальный Assesment; но я думаю, что даже делает научный дикий осел догадка будет иметь некоторую образовательную ценность для читателей этого форума.

Я бы предположил, что при выполнении моделирования целостности они не установили верхний предел сказать 8, который является довольно распространенным в коммерческой электронике. В приложениях, которые используют теплоотводы иногда это приводит к неправильному расчету эффективности указанного радиатора. Это может быть проверено опытным путем, скажем, путем охлаждения LN2, который легко доступен в большинстве магазинов лаборатории питания теста. Если частота ошибок чипа снижается при той же тактовой частоте, то эффективность радиатора и / или верхней границей моделирования была не 85C. В конструкции пакета программного обеспечения Cadence и последующий сим, -20С и 85C используются в качестве нижних и верхних границ, соответственно.

Есть целый ряд других причин, они могут испытывать низкие урожаи, но факты а) процесс 65нм Global Foundaries' достаточно зрелые б) проверка правил проектирования (ДРК), предоставляемое foundaries и / или встроенная в любое полезное программное обеспечение EDA будет поймать большинство других потенциальных преступников, такие как целостность сигнала или проблемы перекрестного разговора.


Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.
k9quaint сейчас офлайн Пожаловаться на k9quaint   Ответить с цитированием Мультицитирование сообщения от k9quaint Быстрый ответ на сообщение k9quaint

8 июня 2013, 8:53:11 PM   # 13
 
 
Сообщения: 196
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.

Хороший вопрос, хотя урожаи по-прежнему не должно быть, поганый. Интересно, что новый чип Bitfury является использованием 756 проката двойных ядер
J35st3r сейчас офлайн Пожаловаться на J35st3r   Ответить с цитированием Мультицитирование сообщения от J35st3r Быстрый ответ на сообщение J35st3r

8 июня 2013, 9:05:05 PM   # 14
 
 
Сообщения: 1190
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.

Хороший вопрос, хотя урожаи по-прежнему не должно быть, поганый. Интересно, что новый чип Bitfury является использованием 756 проката двойных ядер

0,5 (мм2) еще много недвижимости, которую вы должны получить идеально для того, чтобы 1 двигателя к функции. Это может расширить границы процесса.
Метод Bitfury является намного более устойчивой к неудаче. Если вы потеряете несколько ядер из 756, никто не заботится. Просто микропрограммы тест ет на начальном и отметьте наповал, если они не испытывают прав.
k9quaint сейчас офлайн Пожаловаться на k9quaint   Ответить с цитированием Мультицитирование сообщения от k9quaint Быстрый ответ на сообщение k9quaint

8 июня 2013, 9:12:01 PM   # 15
 
 
Сообщения: 196
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Метод Bitfury является намного более устойчивой к неудаче. Если вы потеряете несколько ядер из 756, никто не заботится. Просто микропрограммы тест ет на начальном и отметьте наповал, если они не испытывают прав.

Я не думаю, что он делает (протокол порта связи кажется довольно простым). Но вы, вероятно, не придется, как плохие ядра будут в основном просто производят плохие хэши, которые только могут быть отфильтрованы в горнорудной программного обеспечения (я предполагаю, что в настоящее время шахтеры проверить одноразовые номера перед отправкой их в пул, его операции низкая стоимость делать только для выигрышных акций).
J35st3r сейчас офлайн Пожаловаться на J35st3r   Ответить с цитированием Мультицитирование сообщения от J35st3r Быстрый ответ на сообщение J35st3r

8 июня 2013, 9:54:13 PM   # 16
 
 
Сообщения: 125
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Вы заботитесь спекулировать, что может быть конкретная ошибка, которую дизайнеры BFL сделал?

Например eldentyrell предположили некоторое время назад, что они сделали свои моделирования при температуре по умолчанию, выбранной SPICE при отсутствии определенных параметров: 25 ° С в



Очевидно, что у нас нет достаточной информации, чтобы сделать реальный Assesment; но я думаю, что даже делает научный дикий осел догадка будет иметь некоторую образовательную ценность для читателей этого форума.

Я бы предположил, что при выполнении моделирования целостности они не установили верхний предел сказать 8, который является довольно распространенным в коммерческой электронике. В приложениях, которые используют теплоотводы иногда это приводит к неправильному расчету эффективности указанного радиатора. Это может быть проверено опытным путем, скажем, путем охлаждения LN2, который легко доступен в большинстве магазинов лаборатории питания теста. Если частота ошибок чипа снижается при той же тактовой частоте, то эффективность радиатора и / или верхней границей моделирования была не 85C. В конструкции пакета программного обеспечения Cadence и последующий сим, -20С и 85C используются в качестве нижних и верхних границ, соответственно.

Есть целый ряд других причин, они могут испытывать низкие урожаи, но факты а) процесс 65нм Global Foundaries' достаточно зрелые б) проверка правил проектирования (ДРК), предоставляемое foundaries и / или встроенная в любое полезное программное обеспечение EDA будет поймать большинство других потенциальных преступников, такие как целостность сигнала или проблемы перекрестного разговора.


Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.

Конечно, один дефект в трубопроводе испортит трубопровод. Извините, если я предположил, что это было очевидно, но она есть. Однако, для такой высокой плотности дефекта в области, современный коммерческий процессор и производство ГПУ будет удачливы выход один рабочий чип на 300 мм пластины. GPU будет стоить > 10k USD.
Ultrix сейчас офлайн Пожаловаться на Ultrix   Ответить с цитированием Мультицитирование сообщения от Ultrix Быстрый ответ на сообщение Ultrix

8 июня 2013, 9:58:01 PM   # 17
 
 
Сообщения: 125
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.

Хороший вопрос, хотя урожаи по-прежнему не должно быть, поганый. Интересно, что новый чип Bitfury является использованием 756 проката двойных ядер

Лично я считаю Рулоны сердечники мудрым решением, поскольку он должен дать немного меньшую производительность на единицу площади в предположении идеальных ситуаций и выше, когда дефекты бросают в уравнение. Преимущества постоянного складывания для трехкомпонентного того, необходимых для SHA256 относительно минимальны, когда вы покидаете сферу ПВМ / структурированный СБИС. ASIC перфорация / МВЗ вокруг полезной площади в конце дня. То есть, если ваша цель, чтобы сделать некоторые действительно фантазии стекла.
Ultrix сейчас офлайн Пожаловаться на Ultrix   Ответить с цитированием Мультицитирование сообщения от Ultrix Быстрый ответ на сообщение Ultrix

8 июня 2013, 10:31:05 PM   # 18
 
 
Сообщения: 1190
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

Вы заботитесь спекулировать, что может быть конкретная ошибка, которую дизайнеры BFL сделал?

Например eldentyrell предположили некоторое время назад, что они сделали свои моделирования при температуре по умолчанию, выбранной SPICE при отсутствии определенных параметров: 25 ° С в



Очевидно, что у нас нет достаточной информации, чтобы сделать реальный Assesment; но я думаю, что даже делает научный дикий осел догадка будет иметь некоторую образовательную ценность для читателей этого форума.

Я бы предположил, что при выполнении моделирования целостности они не установили верхний предел сказать 8, который является довольно распространенным в коммерческой электронике. В приложениях, которые используют теплоотводы иногда это приводит к неправильному расчету эффективности указанного радиатора. Это может быть проверено опытным путем, скажем, путем охлаждения LN2, который легко доступен в большинстве магазинов лаборатории питания теста. Если частота ошибок чипа снижается при той же тактовой частоте, то эффективность радиатора и / или верхней границей моделирования была не 85C. В конструкции пакета программного обеспечения Cadence и последующий сим, -20С и 85C используются в качестве нижних и верхних границ, соответственно.

Есть целый ряд других причин, они могут испытывать низкие урожаи, но факты а) процесс 65нм Global Foundaries' достаточно зрелые б) проверка правил проектирования (ДРК), предоставляемое foundaries и / или встроенная в любое полезное программное обеспечение EDA будет поймать большинство других потенциальных преступников, такие как целостность сигнала или проблемы перекрестного разговора.


Если они используются полностью развернутые SHA256 трубопроводов (128+ ступеней), один глюк где-нибудь вынимал весь двигатель. Если каждый двигатель занимает 0,5мм и один глюк разрушит его, что могло бы объяснить дрянные урожаи.

Конечно, один дефект в трубопроводе испортит трубопровод. Извините, если я предположил, что это было очевидно, но она есть. Однако, для такой высокой плотности дефекта в области, современный коммерческий процессор и производство ГПУ будет удачливы выход один рабочий чип на 300 мм пластины. GPU будет стоить > 10k USD.

Я просто обратный инжиниринг размера в 7950/7970 кубика (352mm2) с их биннингом. Грубо 45x размер кристалла, и они отключить 256 из ядер во биннинге. Это не казалось маловероятным, что 50-100 из этих ядер или не отставать тесты. Но я просто делал назад вычислений конверта. Я мог бы положить свои руки на какой процент брака на самом деле видит AMD в том, что размер матрицы и что их худший вариант развития событий выглядит следующим образом.

Может быть интересно для сравнения, но я понимаю, графический процессор такого размера является "Весь ругой зверушка", 
k9quaint сейчас офлайн Пожаловаться на k9quaint   Ответить с цитированием Мультицитирование сообщения от k9quaint Быстрый ответ на сообщение k9quaint

9 июня 2013, 12:18:24 AM   # 19
 
 
Сообщения: 2072
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

BFL продажи чипов является Отчаянную-УСИЛИЯ внести новые деньги, потому что они собираются обанкротиться с их 60000 предзаказа задержек в очереди.

Не поддерживайте их теневые бизнес-практики, которые включают в себя обманывать и лгать клиентам.

сердцеед сейчас офлайн Пожаловаться на смузи   Ответить с цитированием Мультицитирование сообщения от смузи Быстрый ответ на сообщение льстец

9 июня 2013, 12:31:26 AM   # 20
 
 
Сообщения: 322
Цитировать по имени
цитировать ответ
по умолчанию Re: спецификации BFL ASIC

   Тип конструкции: 100% ручной перенаправляются для плотности производительности

Бред сивой кобылы. Они должны сменить поставщика.


Должно быть, они нашли shittiest проектирования и верификации инженеров на планете, чтобы получить такую ​​низкую производительность от полного пользовательского 65нм СИС. Кроме того, для чипа с такой маленькой логикой на нем их урожайность дерьмо.

Мое предположение было бы они использовали дерьмовые инженер и стандартную библиотеку клеток глобальных foundaries', инженеры не сделали установку их моделирований правильно и как таковые ядра разрушаться при даже малейшем реальном мире тепла. Это предположение дополнительно подкреплено высокой аппаратной ошибкой в ​​принятый ставок, размещенном на скриншотах по различным адресатам Jalapeno. Я бы предположил, что расчетная скорость хеширования на стороне бассейна значительно ниже, чем обещанные 5 Gh / с.



Многие люди полагают, (Avalon себя так же), что это на самом деле не 65нм чип
эклиптики сейчас офлайн Пожаловаться на эклиптиках   Ответить с цитированием Мультицитирование сообщения от эклиптики Быстрый ответ на сообщение эклиптики



Как заработать Биткоины?

Bitcoin Wallet * Portefeuille Bitcoin * Monedero Bitcoin * Carteira Bitcoin * Portafoglio Bitcoin * Bitcoin Cüzdan * 比特币钱包

bitcoin-zarabotat.ru
Почта для связи: bitcoin-zarabotat.ru@yandex.ru

3HmAQ9FkRFk6HZGuwExYxL62y7C1B9MwPW