Что такое использование этого форума, поскольку люди, которые зарегистрированы не в состоянии сделать сообщения от желаемых тем, ни отправлять сообщения другим пользователям?
Не проще сделать частный этот форум, чем принимает новых членов, которые не имеют какого-либо права?
Есть другой открытый форум, который связан с развитием Bitcoin FPGA?
Это будет звучать грубо, но она не предназначена для.
Да, но...
Эти правила существует на самом деле держать человек, как вы вне.
А что вы знаете обо мне, чтобы сказать, что?
Я знаю, что звучит жестко, но довольно часто, новички не потратили время, чтобы прочитать о том, как работает это сообщество, а затем они делают жизнь раздражающими для людей, которые были здесь в течение длительного времени.
Ну ... Я не хочу тратить свою жизнь расходы "много времени" на этом форуме, чтобы иметь возможность сделать запись в соответствующую тему на этом форуме.
Из вашего поста, это ясно, вы не потратили время, чтобы читать новички сообщения. Он будет считать вас 3 минуты, и это объясняет, почему эти правила существуют.
Да я уже сказал, что это идиотское правило. Почему КАЖДЫЙ может зарегистрироваться на этот форум БЕЗ конформации от электронной почты, который включен на регистрацию?
Само содержание вашего поста предполагает, что если вы имели свободный доступ к форумам, вы бы задать вопрос, который был задан миллион раз или вы бы разместить в неправильном подфоруме (потому что вы не нашли время, чтобы см какой форум вы должны размещать в). Как это, вопросы, вы просили, были предложены несколько раз в день, и все же вы все еще должны спросить его ...
У меня нет времени, чтобы играть, так что вы можете перепечатывать эти вопросы "Официальный Open Source FPGA Bitcoin Miner (Последнее обновление: 14 апреля 2013)"
Уже отправить "fpgaminer" но он не ответил.
Здравствуйте,
Так как я не могу сделать сообщения на этом форуме. Я использую этот путь ...
У меня есть несколько вопросов к вам и другим членам ...
Я did't не знаю о Bitcoin до последнего месяца.
У меня есть некоторый опыт работы с FPGA, так что я посмотрел на некоторые источники просто для удовольствия.
Я не знаком с Verilog много, но .... Это sha256_pipes2.v правильный дизайн трубопровода?
Дизайн и тайминги странно.
Во всяком случае, в свободное время я работаю на конвейерный дизайн, которые используют 2 входных сумматоров, что дает результаты для спартанской 6 350MHz (350Mh / с (один хэш за такт)) с использованием 71000 сл / LUT, такой же дизайн дает 550MHz (550Mh / с) на Kintex ...
И вопросы:
Если я хочу использовать 2 или более ядер на одном FPGA, она может быть разделена на NONCE группы или нет?
Как первый основного нонс начинается от 0 до 7fffffff и второго от 80000000 до FFFFFFFF? потому что вешать
что-то существует 2 или более корректные одноразовые номера для одной работы. Или каждый сердечник должен просить другую работу и для каждого рабочего нонса должен начинаться от 0 до FFFFFFFF?
Есть ли реальная документация протокола?
Кроме того, есть кто-нибудь, кто уничтожил spartan6 пытался перерезать верх чипа смотреть на supstrat, если есть провода, ограниченные сверху или снизу из supstrat. Если она ограничена на нижней стороне верхней части, то чип может быть удален, чтобы получить лучшую тепловую связь с теплоотводом.
Кроме того, как рассчитывается ч / с. Является ли это число выполненных хэшей в секунду или рассчитывается с использованием числа учрежденных временных значений на время?
B.R