|
19 апреля 2013, 5:07:13 AM | # 1 |
Сообщений: 14
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Взлом Биткоин адресов.
500 Биткоинов взломаны в "мозговом кошельке" с паролем "bitcoin is awesome" Адрес кошелька: 14NWDXkQwcGN1Pd9fboL8npVynD5SfyJAE Приватный ключ: 5J64pq77XjeacCezwmAr2V1s7snvvJkuAz8sENxw7xCkikceV6e подробнее... Всем кто хочет заработать Биткоины без вложений - рекомендую сайт http://bitcoin-zarabotat.ru У меня есть 4 FPGA Virtex-5 совет развития FPGA. и я хочу группироваться все, кто знает, как это сделать?
|
19 апреля 2013, 5:14:41 AM | # 2 |
Сообщений: 19
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Получил 1806 Биткоинов
Реальная история. Я не уверен, что вы имеете в виду именно. Однако как предположение -> Я не знаком с этими платами.
Это все в системе Unix / Linux. Получить концентратор USB. Подключите их всех к концентратору USB с помощью USB-соединения. Запуск cgminer с соответствующей поддержкой FPGA скомпилированной в точке их к вашим портам USB. С cgminer указывая на бассейн какого-то и настроена для с бассейном входом / подробностью рудничной и ступайте. Я уверен, что кто-то исправить свои ошибки и промахи или. |
19 апреля 2013, 5:17:48 AM | # 3 |
Сообщений: 14
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Я не уверен, что вы имеете в виду именно. Однако как предположение -> Я не знаком с этими платами. Это все в системе Unix / Linux. Получить концентратор USB. Подключите их всех к концентратору USB с помощью USB-соединения. Запуск cgminer с соответствующей поддержкой FPGA скомпилированной в точке их к вашим портам USB. С cgminer указывая на бассейн какого-то и настроена для с бассейном входом / подробностью рудничной и ступайте. Я уверен, что кто-то исправить свои ошибки и промахи или. Я хочу попробовать USB, но я думаю, что результат не является оптимальным для детального совета http://www.digilentinc.com/Products/Detail.cfm?NavPath=2,400,819&Prod = GENESYS |
19 апреля 2013, 6:20:07 AM | # 4 |
Сообщений: 28
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Не оптимален? Каждый FPGA DEV плате USB. Вот как cgminer или bfgminer и тому подобное подключение к FPGA.
Либо использовать 4 порта USB на вашем компьютере или получить питание USB хаб. Не ходите дешево, плохая ступица может сгореть порты USB. Из любопытства, как вы получите ваши руки на этих досках? |
19 апреля 2013, 6:30:37 AM | # 5 |
Сообщений: 14
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Не оптимален? Каждый FPGA DEV плате USB. Вот как cgminer или bfgminer и тому подобное подключение к FPGA. Либо использовать 4 порта USB на вашем компьютере или получить питание USB хаб. Не ходите дешево, плохая ступица может сгореть порты USB. Из любопытства, как вы получите ваши руки на этих досках? эта плата там 10/100/1000 Ethernet PHY и RS-232 последовательный порт |
19 апреля 2013, 6:32:45 AM | # 6 |
Сообщений: 19
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Я хочу попробовать USB, но я думаю, что результат не является оптимальным Почему вы говорите, не является оптимальным? Как думаете, будет дефицит? Помните, добыча не идет о пропускной способности ввода-вывода, по меньшей мере, на стороне добывающей буровой установки. |
19 апреля 2013, 6:36:51 AM | # 7 |
Сообщений: 28
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Ну вы используете Virtex-5 FPGA семьи, но что Совет по развитию вы используете?
Я не знаю, что кто-то разработал FPGA битового потока для Ethernet на платах, но RS-232 является слишком медленным, чтобы быть полезным. Вы можете запрограммировать его через RS-232, но она должна была бы быть написана для работы в сети. Могли бы вы представить картину Девой доски? Просьба представить несколько представлений, чтобы мы могли увидеть все GPIO. И вы купили их вверх или же вы случайно натыкаться некоторые запасные части? Я хочу попробовать USB, но я думаю, что результат не является оптимальным Почему вы говорите, не является оптимальным? Как думаете, будет дефицит? Помните, добыча не идет о пропускной способности ввода-вывода, по меньшей мере, на стороне добывающей буровой установки. Я думаю, что он имеет более старую доску развития, и я предполагаю, что они никогда ничего с ПЛИС, прежде не делали. |
19 апреля 2013, 6:46:54 AM | # 8 |
Сообщений: 14
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Ну вы используете Virtex-5 FPGA семьи, но что Совет по развитию вы используете? Я не знаю, что кто-то разработал FPGA битового потока для Ethernet на платах, но RS-232 является слишком медленным, чтобы быть полезным. Вы можете запрограммировать его через RS-232, но она должна была бы быть написана для работы в сети. Могли бы вы представить картину Девой доски? Просьба представить несколько представлений, чтобы мы могли увидеть все GPIO. И вы купили их вверх или же вы случайно натыкаться некоторые запасные части? Я хочу попробовать USB, но я думаю, что результат не является оптимальным Почему вы говорите, не является оптимальным? Как думаете, будет дефицит? Помните, добыча не идет о пропускной способности ввода-вывода, по меньшей мере, на стороне добывающей буровой установки. Я думаю, что он имеет более старую доску развития, и я предполагаю, что они никогда ничего с ПЛИС, прежде не делали. вот этот рис i.imgur.com/jUAw0Lb.jpg Im новичок для использования FPGA |
19 апреля 2013, 7:11:32 AM | # 9 |
Сообщений: 28
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
котировка вот этот рис i.imgur.com/jUAw0Lb.jpg Im новичок для использования FPGA Точно так же вы знаете, что есть порт USB, непосредственно рядом с портом Ethernet. Вы должны получить Xilinx ISE. Вы можете получить студенческую ознакомительную версию бесплатно. Затем вы должны загрузить Verilog код на плате через USB. Если кто-то еще не сделали этого, для этого семейства FPGA, вы должны написать или модифицировать код для подобного семейства чипов. Я буду смотреть, чтобы увидеть, если кто-нибудь использовал эту доску, но я думаю, что вы могли бы получить 100-250MH / с чип для тех. Если кто-нибудь использовал эту доску, я напишу простой учебник для вас. Таким образом, вы получили эти передали в вас тогда? |
19 апреля 2013, 7:48:42 AM | # 10 |
Сообщений: 14
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
котировка вот этот рис i.imgur.com/jUAw0Lb.jpg Im новичок для использования FPGA Точно так же вы знаете, что есть порт USB, непосредственно рядом с портом Ethernet. Вы должны получить Xilinx ISE. Вы можете получить студенческую ознакомительную версию бесплатно. Затем вы должны загрузить Verilog код на плате через USB. Если кто-то еще не сделали этого, для этого семейства FPGA, вы должны написать или модифицировать код для подобного семейства чипов. Я буду смотреть, чтобы увидеть, если кто-нибудь использовал эту доску, но я думаю, что вы могли бы получить 100-250MH / с чип для тех. Если кто-нибудь использовал эту доску, я напишу простой учебник для вас. Таким образом, вы получили эти передали в вас тогда? Я также изучаю ручную книгу на ПЛИСЕ. и я жду вашей простой учебник спасибо Signus |
19 апреля 2013, 8:01:57 AM | # 11 |
Сообщений: 28
цитировать ответ |
Re: кластер FPGA DEV платы (возможно)
Я также изучаю ручную книгу на ПЛИСЕ. и я жду вашей простой учебник спасибо Signus Руководство книги? Какая книга? Я, наверное, могу порекомендовать вам лучше. Есть тонны книг о развитии ПЛИС и программирования на Verilog. Это не выглядит, как кто-то использовала эту Деву доску к моему знанию. Я не могу написать Verilog без доски, чтобы проверить с, и у меня нет лишних денег заложить вокруг. Но я напишу вам учебник, чтобы вы начали с обучения Xilinx и подключить его, и если я найду что-нибудь для этого чипа семейства, я положу его там тоже. Возможно, придется подождать день или два. |