@ OP пиццы:
Для типичного нового технологий ASIC, 600k-1М кажется разумным.
Я через пару СБИС циклов проектирования на моей последней работе (приемник данных длинноволновые, которые, возможно, сильно отличается от чисто цифровых ASIC, как Avalon работают / BFL-х). Поскольку компания была маленькой, как инженер я был также частью заседаний бюджета. Это стоит примерно 1 млн, чтобы добраться до нашего первого рабочего СИС пластины. 400-500k пошел на развитие и инженерные трассы чипов. Во-первых, все было "симулированный" на смеси FPGA аппаратных средств (для цифровой стороны вещей) и аналогового оборудование (для сигнала приема / аналоговой стороны вещей). О 250k пошли в первые два инженерных вафли (первый прототип пакетных, первая редакция партии), а оставшаяся сумма 250k-иш пошел в производстве 10k фишек + проверка и аппаратные проверки. Встроенный в эти цифры примерно 1 год заработной платы сотрудников (было примерно 10 из нас работают на этом материале).
Так что да TL; DR 1М Всего где 50% составляет расходы на работников, 50% производственных затрат (в том числе ASIC ФАБ и печатных плат и этажерки).
так может цифровую ASIC, как Avalon быть сделана гораздо меньше?
Я думаю, да, так как в целом, что находится внутри цифровой ASIC может быть сделано полностью на FPGA первый (следовательно, меньше времени / усилий в производстве печатных плат для тестирования аналоговых секций). Единственное отличие состоит в том, что FPGA будет менее эффективным, чем СИС бы в конечном итоге (очевидно). Но все это может быть точно смоделировано.
Так измельчить мои номера пополам, и они начинают приближается диапазон предзаказа Avalon.
[Править] Ах, так на основе того, что сказал BkkCoins, он имел небольшой капитал из проекта Icarus. Добавим, что предзаказы денежных средств и предыдущих потоков битов FPGA, и он, вероятно, разработал Avalon ASIC для 250k или меньше.